Lines Matching refs:Z_MODE

459 ||	if (Z_MODE(addr) == IS_CONST_ZVAL) {
461 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
473 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
475 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
496 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
501 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
506 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
523 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
528 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
533 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
538 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
565 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
567 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
569 || } else if (Z_MODE(addr) == IS_REG) {
577 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
588 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
590 || } else if (Z_MODE(addr) == IS_REG) {
625 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
627 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
635 || } else if (Z_MODE(addr) == IS_REG) {
649 || if (Z_MODE(addr) != IS_REG || reg != Z_REG(addr)) {
650 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
661 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
663 || } else if (Z_MODE(addr) == IS_REG) {
706 || if (Z_MODE(addr) == IS_REG) {
711 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
717 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
728 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
730 || } else if (Z_MODE(addr) == IS_REG) {
772 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
783 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
785 || } else if (Z_MODE(addr) == IS_REG) {
793 || if (Z_MODE(op1_addr) == IS_MEM_ZVAL) {
795 || } else if (Z_MODE(op1_addr) == IS_REG) {
803 || if (Z_MODE(op1_addr) == IS_MEM_ZVAL) {
814 || } else if (Z_MODE(op1_addr) == IS_REG) {
831 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
845 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
847 || } else if (Z_MODE(addr) == IS_REG) {
907 || if (Z_MODE(addr) == IS_REG) {
910 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
918 || zend_reg dst_reg = (Z_MODE(dst_addr) == IS_REG) ? Z_REG(dst_addr) : ZREG_XMM0;
935 || zend_reg dst_reg = (Z_MODE(dst_addr) == IS_REG) ? Z_REG(dst_addr) : ZREG_XMM0;
938 || } else if (Z_LVAL_P(zv) == 0 && Z_MODE(dst_addr) == IS_REG) {
943 || if (Z_MODE(dst_addr) == IS_REG) {
957 || if (Z_MODE(dst_addr) == IS_MEM_ZVAL) {
971 || zend_reg dst_reg = (Z_MODE(dst_addr) == IS_REG) ?
972 || Z_REG(dst_addr) : ((Z_MODE(res_addr) == IS_REG) ? Z_REG(res_addr) : ZREG_XMM0);
990 || if (Z_MODE(dst_addr) == IS_REG) {
993 || } else if (Z_MODE(res_addr) == IS_REG) {
1001 || } else if (Z_LVAL_P(zv) == 0 && (Z_MODE(dst_addr) == IS_REG || Z_MODE(res_addr) == IS_REG)) {
1002 || if (Z_MODE(dst_addr) == IS_REG) {
1012 || if (Z_MODE(dst_addr) == IS_REG) {
1015 || } else if (Z_MODE(res_addr) == IS_REG) {
1023 || } else if (Z_MODE(dst_addr) == IS_REG) {
1026 || } else if (Z_MODE(res_addr) == IS_REG) {
1034 || if (Z_MODE(dst_addr) == IS_REG) {
1037 || } else if (Z_MODE(res_addr) == IS_REG) {
1047 || if (Z_MODE(dst_addr) == IS_MEM_ZVAL) {
1056 || if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
1071 || if (Z_MODE(dst_addr) == IS_MEM_ZVAL) {
1086 || if (Z_MODE(src_addr) == IS_REG) {
1087 || if (Z_MODE(dst_addr) != IS_REG || Z_REG(dst_addr) != Z_REG(src_addr)) {
1090 || } else if (Z_MODE(dst_addr) == IS_REG) {
1097 || if (Z_MODE(src_addr) == IS_REG) {
1099 || } else if (Z_MODE(dst_addr) == IS_REG) {
1132 || if (Z_MODE(src_addr) == IS_REG) {
1133 || if (Z_MODE(dst_addr) != IS_REG || Z_REG(dst_addr) != Z_REG(src_addr)) {
1136 || if (Z_MODE(res_addr) != IS_REG || Z_REG(res_addr) != Z_REG(src_addr)) {
1139 || } else if (Z_MODE(dst_addr) == IS_REG) {
1141 || if (Z_MODE(res_addr) != IS_REG || Z_REG(res_addr) != Z_REG(dst_addr)) {
1144 || } else if (Z_MODE(res_addr) == IS_REG) {
1153 || if (Z_MODE(src_addr) == IS_REG) {
1156 || } else if (Z_MODE(dst_addr) == IS_REG) {
1159 || } else if (Z_MODE(res_addr) == IS_REG) {
1198 || if (Z_MODE(dst_addr) == IS_MEM_ZVAL) {
1203 || if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
1237 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1242 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1247 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1272 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1277 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
3833 ZEND_ASSERT(Z_MODE(src) == IS_REG);
3834 ZEND_ASSERT(Z_MODE(dst) == IS_MEM_ZVAL);
3860 ZEND_ASSERT(Z_MODE(src) == IS_MEM_ZVAL);
3861 ZEND_ASSERT(Z_MODE(dst) == IS_REG);
3891 if (Z_MODE(src) == IS_REG && Z_STORE(src)) {
3900 if (Z_MODE(src) == IS_REG && Z_STORE(src)) {
3906 if (Z_MODE(old) != IS_REG || Z_LOAD(old) || Z_STORE(old)) {
3925 if ((op_type & (IS_TMP_VAR|IS_VAR)) && Z_MODE(addr) == IS_REG && !Z_LOAD(addr) && !Z_STORE(addr)) {
3935 if (Z_MODE(src) == IS_REG) {
3936 if (Z_MODE(dst) == IS_REG) {
3956 } else if (Z_MODE(dst) == IS_MEM_ZVAL) {
3970 } else if (Z_MODE(src) == IS_MEM_ZVAL) {
3971 if (Z_MODE(dst) == IS_REG) {
3981 } else if (Z_MODE(dst) == IS_REG && Z_STORE(dst)) {
4186 if (Z_MODE(op1_def_addr) == IS_MEM_ZVAL) {
4276 if (Z_MODE(op1_def_addr) == IS_REG) {
4278 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr)) {
4350 if (Z_MODE(res_addr) == IS_REG && (res_info & MAY_BE_LONG)) {
4358 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr) && !may_overflow) {
4398 Z_MODE(op2_addr) == IS_CONST_ZVAL &&
4400 if (Z_MODE(op1_addr) == IS_REG && !must_set_cflags) {
4407 Z_MODE(op2_addr) == IS_CONST_ZVAL &&
4414 Z_MODE(op1_addr) == IS_CONST_ZVAL &&
4416 if (Z_MODE(op2_addr) == IS_REG && !must_set_cflags) {
4423 Z_MODE(op1_addr) == IS_CONST_ZVAL &&
4430 (Z_MODE(op2_addr) == IS_CONST_ZVAL &&
4436 Z_MODE(op1_addr) == IS_REG &&
4437 Z_MODE(op2_addr) == IS_CONST_ZVAL &&
4442 Z_MODE(op2_addr) == IS_REG &&
4443 Z_MODE(op1_addr) == IS_CONST_ZVAL &&
4448 Z_MODE(op1_addr) == IS_REG &&
4449 Z_MODE(op2_addr) == IS_CONST_ZVAL &&
4455 && Z_MODE(op2_addr) == IS_CONST_ZVAL
4464 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4490 if (Z_MODE(res_addr) == IS_REG && result_reg != Z_REG(res_addr)) {
4507 if (Z_MODE(res_addr) == IS_MEM_ZVAL && (res_info & MAY_BE_LONG)) {
4509 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
4526 if ((sizeof(void*) == 8 || Z_MODE(res_addr) != IS_REG) &&
4527 ((Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op1_addr)) == 1) ||
4528 (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op2_addr)) == 1))) {
4532 if (Z_MODE(res_addr) == IS_REG) {
4545 if (Z_MODE(res_addr) == IS_REG) {
4568 if (Z_MODE(res_addr) == IS_MEM_ZVAL
4590 (Z_MODE(res_addr) == IS_REG) ? Z_REG(res_addr) : ZREG_XMM0;
4593 if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_R0) {
4602 if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_R0) {
4618 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4636 if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_R0) {
4644 …&& (Z_MODE(res_addr) != IS_REG || Z_MODE(op1_addr) != IS_REG || Z_REG(res_addr) != Z_REG(op1_addr)…
4645 if (Z_MODE(res_addr) == IS_REG) {
4651 if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_R0) {
4668 if (Z_MODE(res_addr) == IS_REG) {
4671 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr)) {
4681 if (Z_MODE(op1_addr) == IS_REG) {
4688 && Z_MODE(op2_addr) == IS_CONST_ZVAL
4698 && Z_MODE(op2_addr) == IS_CONST_ZVAL
4709 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4710 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
4730 if (Z_MODE(res_addr) == IS_REG) {
4732 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr)) {
4734 } else if (zend_is_commutative(opcode) && Z_MODE(op2_addr) == IS_REG && Z_LAST_USE(op2_addr)) {
4744 if (Z_MODE(op1_addr) == IS_REG) {
4747 } else if (Z_MODE(op2_addr) == IS_REG && zend_is_commutative(opcode)) {
4756 Z_MODE(val_addr) == IS_CONST_ZVAL && Z_DVAL_P(Z_ZV(val_addr)) == 2.0) {
4758 } else if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_R0) {
4767 if (Z_MODE(op1_addr) != IS_REG && Z_MODE(op2_addr) == IS_REG && zend_is_commutative(opcode)) {
4777 Z_MODE(val_addr) == IS_CONST_ZVAL && Z_DVAL_P(Z_ZV(val_addr)) == 2.0) {
4779 } else if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_R0) {
4788 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4789 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
4961 if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1) {
4962 if (Z_MODE(res_addr) == IS_REG) {
4968 if (Z_MODE(op1_addr) == IS_REG) {
4977 if (Z_MODE(op1_addr) == IS_REG) {
4985 if (Z_MODE(res_addr) == IS_REG) {
4993 if (Z_MODE(op2_addr) == IS_REG) {
5027 } else if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RX) {
5033 if (Z_MODE(res_addr) == IS_REG) {
5067 if (Z_MODE(op2_addr) != IS_MEM_ZVAL || Z_REG(op2_addr) != ZREG_FCARG1) {
5070 } else if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG2) {
5118 } else if (Z_MODE(res_addr) == IS_REG) {
5125 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr)) {
5133 && Z_MODE(op2_addr) != IS_CONST_ZVAL) {
5141 if (Z_MODE(op2_addr) == IS_CONST_ZVAL) {
5153 } else if (Z_MODE(op1_addr) == IS_REG && op2_lval == 1) {
5160 if (Z_MODE(op2_addr) != IS_REG || Z_REG(op2_addr) != ZREG_RCX) {
5185 if (Z_MODE(op2_addr) == IS_CONST_ZVAL) {
5201 if (Z_MODE(op2_addr) != IS_REG || Z_REG(op2_addr) != ZREG_RCX) {
5224 if (Z_MODE(op2_addr) == IS_CONST_ZVAL) {
5240 if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_R0) {
5251 if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RAX) {
5253 } else if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RCX) {
5269 if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RAX) {
5271 } else if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RCX) {
5277 if (Z_MODE(op2_addr) == IS_MEM_ZVAL) {
5279 } else if (Z_MODE(op2_addr) == IS_REG) {
5294 if (Z_MODE(op2_addr) == IS_MEM_ZVAL) {
5296 } else if (Z_MODE(op2_addr) == IS_REG) {
5303 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
5304 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
5314 if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RAX) {
5324 if (Z_MODE(op2_addr) == IS_MEM_ZVAL) {
5326 } else if (Z_MODE(op2_addr) == IS_REG) {
5329 if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RAX) {
5339 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
5347 } else if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_R1) {
5359 if (Z_MODE(res_addr) != IS_REG || Z_REG(res_addr) != result_reg) {
5362 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
5363 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
5377 if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1) {
5378 if (Z_MODE(res_addr) == IS_REG) {
5384 if (Z_MODE(op1_addr) == IS_REG) {
5393 if (Z_MODE(op1_addr) == IS_REG) {
5401 if (Z_MODE(res_addr) == IS_REG) {
5408 if (Z_MODE(op2_addr) == IS_REG) {
5450 } else if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RX) {
5456 if (Z_MODE(res_addr) == IS_REG) {
5511 …if (Z_MODE(op1_addr) == IS_MEM_ZVAL && Z_REG(op1_addr) == Z_REG(res_addr) && Z_OFFSET(op1_addr) ==…
5551 if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1) {
5579 if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RX) {
5657 if (Z_MODE(op2_addr) == IS_CONST_ZVAL) {
6114 if (Z_MODE(var_addr) == IS_REG || Z_REG(var_addr) != ZREG_R0) {
6121 if (Z_MODE(val_addr) == IS_CONST_ZVAL) {
6156 ZEND_ASSERT(Z_MODE(val_addr) == IS_MEM_ZVAL && Z_REG(val_addr) == ZREG_FP);
6176 if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_R2 || Z_OFFSET(val_addr) != 0) {
6277 if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_FCARG2 || Z_OFFSET(val_addr) != 0) {
6366 …if (Z_MODE(var_addr) != IS_MEM_ZVAL || Z_REG(var_addr) != ZREG_FCARG1 || Z_OFFSET(var_addr) != 0) {
6375 if (Z_MODE(var_addr) != IS_MEM_ZVAL || Z_REG(var_addr) != ZREG_FCARG1 || Z_OFFSET(var_addr) != 0) {
6378 if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_FCARG2 || Z_OFFSET(val_addr) != 0) {
6428 if (Z_MODE(var_addr) == IS_REG || Z_REG(var_use_addr) != ZREG_R0) {
6438 …if (Z_MODE(var_use_addr) != IS_MEM_ZVAL || Z_REG(var_use_addr) != ref_reg || Z_OFFSET(var_use_addr…
6467 if (Z_MODE(val_addr) == IS_REG) {
6471 } else if (Z_MODE(val_addr) == IS_CONST_ZVAL) {
6485 } else if (Z_MODE(val_addr) == IS_MEM_ZVAL) {
6733 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
7004 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
7166 if (Z_MODE(op1_addr) != IS_REG &&
7167 (Z_MODE(op2_addr) == IS_REG ||
7168 (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_MODE(op2_addr) != IS_CONST_ZVAL))) {
7171 } else if (Z_MODE(op1_addr) == IS_REG) {
7172 if (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op2_addr)) == 0) {
7177 } else if (Z_MODE(op2_addr) == IS_REG) {
7178 if (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op1_addr)) == 0) {
7184 } else if (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_MODE(op2_addr) != IS_CONST_ZVAL) {
7187 } else if (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_MODE(op1_addr) != IS_CONST_ZVAL) {
7191 if (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op2_addr)) == 0) {
7721 if (Z_MODE(op1_addr) == IS_REG) {
7723 } else if (Z_MODE(op2_addr) == IS_REG) {
8024 if (Z_MODE(op1_addr) == IS_REG) {
8031 if (Z_MODE(op2_addr) == IS_REG) {
8236 if (Z_MODE(op1_addr) == IS_REG) {
8245 if (Z_MODE(op2_addr) == IS_REG) {
8312 } else if (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_MODE(op2_addr) == IS_CONST_ZVAL) {
8338 } else if (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_TYPE_P(Z_ZV(op1_addr)) <= IS_TRUE) {
8388 } else if (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_TYPE_P(Z_ZV(op2_addr)) <= IS_TRUE) {
8528 if (Z_MODE(op1_addr) == IS_CONST_ZVAL) {
8747 if (Z_MODE(op1_addr) == IS_REG) {
8982 if (Z_MODE(op1_def_addr) == IS_REG && Z_MODE(op1_addr) != IS_REG) {
9007 if (Z_MODE(op2_def_addr) == IS_REG && Z_MODE(op2_addr) != IS_REG) {
9012 if (Z_MODE(op1_addr) != IS_REG
9013 && Z_MODE(op1_use_addr) == IS_REG
10513 if (Z_MODE(op1_addr) == IS_REG) {
10846 if (Z_MODE(op1_def_addr) == IS_REG && Z_MODE(op1_addr) != IS_REG) {
11622 if (Z_MODE(op1_addr) == IS_REG) {
11637 if (Z_MODE(op1_addr) == IS_REG && Z_REG(op1_addr) == ZREG_R1) {
11990 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
12044 if (Z_MODE(op1_addr) != IS_MEM_ZVAL ||
12113 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
12333 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
12463 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
14041 …if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_FCARG2 || Z_OFFSET(val_addr) != 0) {
14125 …if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_FCARG2 || Z_OFFSET(val_addr) != 0) {
14719 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
14727 if (Z_MODE(res_addr) == IS_REG) {
14755 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
14764 if (Z_MODE(res_addr) == IS_REG) {
15312 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1 || Z_OFFSET(op1_addr) != 0) {
15341 ZEND_ASSERT(Z_MODE(op1_addr) == IS_MEM_ZVAL);
15655 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {