Lines Matching refs:Z_MODE

779 ||	if (Z_MODE(addr) == IS_CONST_ZVAL) {
781 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
806 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
811 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
816 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
822 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
831 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
836 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
860 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
863 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
866 || } else if (Z_MODE(addr) == IS_REG) {
887 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
889 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
892 || } else if (Z_MODE(addr) == IS_REG) {
924 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
926 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
929 || } else if (Z_MODE(addr) == IS_REG) {
937 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
939 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
942 || } else if (Z_MODE(addr) == IS_REG) {
950 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
952 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
955 || } else if (Z_MODE(addr) == IS_REG) {
967 || if (Z_MODE(addr) == IS_MEM_ZVAL) {
978 || } else if (Z_MODE(addr) == IS_REG) {
988 || if (Z_MODE(addr) == IS_MEM_ZVAL) {
991 || } else if (Z_MODE(addr) == IS_REG) {
999 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
1005 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
1007 || } else if (Z_MODE(addr) == IS_REG) {
1064 || if (Z_MODE(addr) == IS_REG) {
1067 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1084 || if (Z_MODE(addr) == IS_REG) {
1089 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1097 || if (Z_MODE(addr) != IS_REG || reg != Z_REG(addr)) {
1098 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
1100 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
1102 || } else if (Z_MODE(addr) == IS_REG) {
1113 || zend_reg dst_reg = (Z_MODE(dst_addr) == IS_REG) ? Z_REG(dst_addr) : fp_tmp_reg;
1117 || zend_reg dst_reg = (Z_MODE(dst_addr) == IS_REG) ? Z_REG(dst_addr) : fp_tmp_reg;
1128 || if (Z_MODE(dst_addr) == IS_MEM_ZVAL) {
1142 || zend_reg dst_reg = (Z_MODE(dst_addr) == IS_REG) ?
1143 || Z_REG(dst_addr) : ((Z_MODE(res_addr) == IS_REG) ? Z_REG(res_addr) : fp_tmp_reg);
1148 || if (Z_MODE(dst_addr) == IS_REG) {
1151 || } else if (Z_MODE(res_addr) == IS_REG) {
1160 || if (Z_MODE(dst_addr) == IS_REG) {
1163 || } else if (Z_MODE(res_addr) == IS_REG) {
1172 || if (Z_MODE(dst_addr) == IS_MEM_ZVAL) {
1181 || if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
1197 || if (Z_MODE(dst_addr) == IS_MEM_ZVAL) {
1212 || if (Z_MODE(src_addr) == IS_REG) {
1213 || if (Z_MODE(dst_addr) != IS_REG || Z_REG(dst_addr) != Z_REG(src_addr)) {
1216 || } else if (Z_MODE(dst_addr) == IS_REG) {
1223 || if (Z_MODE(src_addr) == IS_REG) {
1225 || } else if (Z_MODE(dst_addr) == IS_REG) {
1243 || if (Z_MODE(src_addr) == IS_REG) {
1244 || if (Z_MODE(dst_addr) != IS_REG || Z_REG(dst_addr) != Z_REG(src_addr)) {
1247 || if (Z_MODE(res_addr) != IS_REG || Z_REG(res_addr) != Z_REG(src_addr)) {
1250 || } else if (Z_MODE(dst_addr) == IS_REG) {
1252 || if (Z_MODE(res_addr) != IS_REG || Z_REG(res_addr) != Z_REG(dst_addr)) {
1255 || } else if (Z_MODE(res_addr) == IS_REG) {
1264 || if (Z_MODE(src_addr) == IS_REG) {
1267 || } else if (Z_MODE(dst_addr) == IS_REG) {
1270 || } else if (Z_MODE(res_addr) == IS_REG) {
1287 || if (Z_MODE(dst_addr) == IS_MEM_ZVAL) {
1292 || if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
1335 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1341 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1347 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1373 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1379 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
3513 ZEND_ASSERT(Z_MODE(src) == IS_REG);
3514 ZEND_ASSERT(Z_MODE(dst) == IS_MEM_ZVAL);
3540 ZEND_ASSERT(Z_MODE(src) == IS_MEM_ZVAL);
3541 ZEND_ASSERT(Z_MODE(dst) == IS_REG);
3571 if (Z_MODE(src) == IS_REG && Z_STORE(src)) {
3580 if (Z_MODE(src) == IS_REG && Z_STORE(src)) {
3586 if (Z_MODE(old) != IS_REG || Z_LOAD(old) || Z_STORE(old)) {
3605 if ((op_type & (IS_TMP_VAR|IS_VAR)) && Z_MODE(addr) == IS_REG && !Z_LOAD(addr) && !Z_STORE(addr)) {
3615 if (Z_MODE(src) == IS_REG) {
3616 if (Z_MODE(dst) == IS_REG) {
3636 } else if (Z_MODE(dst) == IS_MEM_ZVAL) {
3650 } else if (Z_MODE(src) == IS_MEM_ZVAL) {
3651 if (Z_MODE(dst) == IS_REG) {
3661 } else if (Z_MODE(dst) == IS_REG && Z_STORE(dst)) {
3834 if (Z_MODE(op1_def_addr) == IS_REG) {
3842 if (Z_MODE(op1_def_addr) == IS_REG) {
3849 if (Z_MODE(op1_def_addr) == IS_MEM_ZVAL) {
3939 if (Z_MODE(op1_def_addr) == IS_REG) {
3941 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr)) {
4011 if (Z_MODE(res_addr) == IS_REG && (res_info & MAY_BE_LONG)) {
4019 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr) && !may_overflow) {
4030 Z_MODE(op2_addr) == IS_CONST_ZVAL &&
4032 if (Z_MODE(op1_addr) == IS_REG) {
4039 Z_MODE(op2_addr) == IS_CONST_ZVAL &&
4046 Z_MODE(op1_addr) == IS_CONST_ZVAL &&
4048 if (Z_MODE(op2_addr) == IS_REG) {
4055 Z_MODE(op1_addr) == IS_CONST_ZVAL &&
4062 (Z_MODE(op2_addr) == IS_CONST_ZVAL &&
4070 Z_MODE(op1_addr) == IS_REG &&
4071 Z_MODE(op2_addr) == IS_CONST_ZVAL) {
4075 Z_MODE(op2_addr) == IS_REG &&
4076 Z_MODE(op1_addr) == IS_CONST_ZVAL) {
4080 Z_MODE(op1_addr) == IS_REG &&
4081 Z_MODE(op2_addr) == IS_CONST_ZVAL) {
4101 && Z_MODE(op2_addr) == IS_CONST_ZVAL
4124 if (Z_MODE(res_addr) == IS_REG && result_reg != Z_REG(res_addr)) {
4153 if (Z_MODE(res_addr) == IS_MEM_ZVAL && (res_info & MAY_BE_LONG)) {
4155 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
4172 if ((Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op1_addr)) == 1) ||
4173 (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op2_addr)) == 1)) {
4176 if (Z_MODE(res_addr) == IS_REG) {
4185 if (Z_MODE(res_addr) == IS_REG) {
4201 if (Z_MODE(res_addr) == IS_MEM_ZVAL
4223 (Z_MODE(res_addr) == IS_REG) ? Z_REG(res_addr) : ZREG_FPR0;
4228 if (Z_MODE(op2_addr) == IS_REG) {
4239 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4258 …&& (Z_MODE(res_addr) != IS_REG || Z_MODE(op1_addr) != IS_REG || Z_REG(res_addr) != Z_REG(op1_addr)…
4259 if (Z_MODE(res_addr) == IS_REG) {
4265 if (Z_MODE(op1_addr) == IS_REG) {
4273 if (Z_MODE(res_addr) == IS_REG) {
4275 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr)) {
4281 if (Z_MODE(op1_addr) == IS_REG) {
4288 && Z_MODE(op2_addr) == IS_CONST_ZVAL
4300 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4301 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
4322 if (Z_MODE(res_addr) == IS_REG) {
4324 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr)) {
4326 } else if (zend_is_commutative(opcode) && Z_MODE(op2_addr) == IS_REG && Z_LAST_USE(op2_addr)) {
4332 if (Z_MODE(op1_addr) == IS_REG) {
4335 } else if (Z_MODE(op2_addr) == IS_REG && zend_is_commutative(opcode)) {
4345 Z_MODE(val_addr) == IS_CONST_ZVAL && Z_DVAL_P(Z_ZV(val_addr)) == 2.0) {
4350 } else if (Z_MODE(val_addr) == IS_REG) {
4361 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4362 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
4533 if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1) {
4534 if (Z_MODE(res_addr) == IS_REG) {
4540 if (Z_MODE(op1_addr) == IS_REG) {
4549 if (Z_MODE(op1_addr) == IS_REG) {
4557 if (Z_MODE(res_addr) == IS_REG) {
4564 if (Z_MODE(op2_addr) == IS_REG) {
4590 } else if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RX) {
4596 if (Z_MODE(res_addr) == IS_REG) {
4630 if (Z_MODE(op2_addr) != IS_MEM_ZVAL || Z_REG(op2_addr) != ZREG_FCARG1) {
4633 } else if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1) {
4679 if (Z_MODE(res_addr) == IS_REG) {
4686 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr)) {
4696 if (Z_MODE(op2_addr) == IS_CONST_ZVAL) {
4708 } else if (Z_MODE(op1_addr) == IS_REG && op2_lval == 1) {
4717 if (Z_MODE(op2_addr) == IS_REG) {
4746 if (Z_MODE(op2_addr) == IS_CONST_ZVAL) {
4764 if (Z_MODE(op2_addr) == IS_REG) {
4790 if (Z_MODE(op2_addr) == IS_CONST_ZVAL) {
4818 if (Z_MODE(op2_addr) == IS_MEM_ZVAL) {
4822 ZEND_ASSERT(Z_MODE(op2_addr) == IS_REG);
4844 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4845 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
4867 if (Z_MODE(res_addr) != IS_REG || Z_REG(res_addr) != result_reg) {
4870 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4871 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
4885 if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1) {
4886 if (Z_MODE(res_addr) == IS_REG) {
4892 if (Z_MODE(op1_addr) == IS_REG) {
4901 if (Z_MODE(op1_addr) == IS_REG) {
4909 if (Z_MODE(res_addr) == IS_REG) {
4916 if (Z_MODE(op2_addr) == IS_REG) {
4950 } else if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RX) {
4956 if (Z_MODE(res_addr) == IS_REG) {
5010 …if (Z_MODE(op1_addr) == IS_MEM_ZVAL && Z_REG(op1_addr) == Z_REG(res_addr) && Z_OFFSET(op1_addr) ==…
5041 if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1) {
5061 if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RX) {
5139 if (Z_MODE(op2_addr) == IS_CONST_ZVAL) {
5577 if (Z_MODE(var_addr) == IS_REG || Z_REG(var_addr) != ZREG_REG0) {
5584 if (Z_MODE(val_addr) == IS_CONST_ZVAL) {
5619 ZEND_ASSERT(Z_MODE(val_addr) == IS_MEM_ZVAL && Z_REG(val_addr) == ZREG_FP);
5638 … if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_REG2 || Z_OFFSET(val_addr) != 0) {
5734 if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_FCARG2 || Z_OFFSET(val_addr) != 0) {
5815 …if (Z_MODE(var_addr) != IS_MEM_ZVAL || Z_REG(var_addr) != ZREG_FCARG1 || Z_OFFSET(var_addr) != 0) {
5825 if (Z_MODE(var_addr) != IS_MEM_ZVAL || Z_REG(var_addr) != ZREG_FCARG1 || Z_OFFSET(var_addr) != 0) {
5828 if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_FCARG2 || Z_OFFSET(val_addr) != 0) {
5878 if (Z_MODE(var_addr) == IS_REG || Z_REG(var_use_addr) != ZREG_REG0) {
5888 …if (Z_MODE(var_use_addr) != IS_MEM_ZVAL || Z_REG(var_use_addr) != ref_reg || Z_OFFSET(var_use_addr…
5919 if (Z_MODE(val_addr) == IS_REG) {
5923 } else if (Z_MODE(val_addr) == IS_CONST_ZVAL) {
5932 } else if (Z_MODE(val_addr) == IS_MEM_ZVAL) {
6184 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
6431 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
6576 if (Z_MODE(op1_addr) != IS_REG &&
6577 (Z_MODE(op2_addr) == IS_REG ||
6578 (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_MODE(op2_addr) != IS_CONST_ZVAL))) {
6581 } else if (Z_MODE(op1_addr) == IS_REG) {
6582 if (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op2_addr)) == 0) {
6587 } else if (Z_MODE(op2_addr) == IS_REG) {
6588 if (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op1_addr)) == 0) {
6594 } else if (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_MODE(op2_addr) != IS_CONST_ZVAL) {
6597 } else if (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_MODE(op1_addr) != IS_CONST_ZVAL) {
6601 if (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op2_addr)) == 0) {
7125 if (Z_MODE(op1_addr) == IS_REG) {
7127 } else if (Z_MODE(op2_addr) == IS_REG) {
7426 if (Z_MODE(op1_addr) == IS_REG) {
7433 if (Z_MODE(op2_addr) == IS_REG) {
7622 if (Z_MODE(op1_addr) == IS_REG) {
7631 if (Z_MODE(op2_addr) == IS_REG) {
7698 } else if (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_MODE(op2_addr) == IS_CONST_ZVAL) {
7724 } else if (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_TYPE_P(Z_ZV(op1_addr)) <= IS_TRUE) {
7774 } else if (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_TYPE_P(Z_ZV(op2_addr)) <= IS_TRUE) {
7912 if (Z_MODE(op1_addr) == IS_CONST_ZVAL) {
8130 if (Z_MODE(op1_addr) == IS_REG) {
8363 if (Z_MODE(op1_def_addr) == IS_REG && Z_MODE(op1_addr) != IS_REG) {
8388 if (Z_MODE(op2_def_addr) == IS_REG && Z_MODE(op2_addr) != IS_REG) {
8393 if (Z_MODE(op1_addr) != IS_REG
8394 && Z_MODE(op1_use_addr) == IS_REG
9787 if (Z_MODE(op1_addr) == IS_REG) {
10128 if (Z_MODE(op1_def_addr) == IS_REG && Z_MODE(op1_addr) != IS_REG) {
10907 if (Z_MODE(op1_addr) == IS_REG) {
10922 if (Z_MODE(op1_addr) == IS_REG && Z_REG(op1_addr) == ZREG_REG1) {
11248 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
11294 if (Z_MODE(op1_addr) != IS_MEM_ZVAL ||
11364 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
11585 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
11706 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
13227 …if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_FCARG2 || Z_OFFSET(val_addr) != 0) {
13293 …if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_FCARG2 || Z_OFFSET(val_addr) != 0) {
13796 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
13804 if (Z_MODE(res_addr) == IS_REG) {
13832 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
13841 if (Z_MODE(res_addr) == IS_REG) {
14369 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1 || Z_OFFSET(op1_addr) != 0) {
14398 ZEND_ASSERT(Z_MODE(op1_addr) == IS_MEM_ZVAL);
14712 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {