Lines Matching refs:Z_MODE
764 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
766 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
791 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
796 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
801 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
807 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
816 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
821 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
845 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
848 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
851 || } else if (Z_MODE(addr) == IS_REG) {
872 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
874 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
877 || } else if (Z_MODE(addr) == IS_REG) {
909 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
911 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
914 || } else if (Z_MODE(addr) == IS_REG) {
922 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
924 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
927 || } else if (Z_MODE(addr) == IS_REG) {
935 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
937 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
940 || } else if (Z_MODE(addr) == IS_REG) {
952 || if (Z_MODE(addr) == IS_MEM_ZVAL) {
963 || } else if (Z_MODE(addr) == IS_REG) {
973 || if (Z_MODE(addr) == IS_MEM_ZVAL) {
976 || } else if (Z_MODE(addr) == IS_REG) {
984 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
990 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
992 || } else if (Z_MODE(addr) == IS_REG) {
1049 || if (Z_MODE(addr) == IS_REG) {
1052 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1069 || if (Z_MODE(addr) == IS_REG) {
1074 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1082 || if (Z_MODE(addr) != IS_REG || reg != Z_REG(addr)) {
1083 || if (Z_MODE(addr) == IS_CONST_ZVAL) {
1085 || } else if (Z_MODE(addr) == IS_MEM_ZVAL) {
1087 || } else if (Z_MODE(addr) == IS_REG) {
1098 || zend_reg dst_reg = (Z_MODE(dst_addr) == IS_REG) ? Z_REG(dst_addr) : fp_tmp_reg;
1102 || zend_reg dst_reg = (Z_MODE(dst_addr) == IS_REG) ? Z_REG(dst_addr) : fp_tmp_reg;
1113 || if (Z_MODE(dst_addr) == IS_MEM_ZVAL) {
1127 || zend_reg dst_reg = (Z_MODE(dst_addr) == IS_REG) ?
1128 || Z_REG(dst_addr) : ((Z_MODE(res_addr) == IS_REG) ? Z_REG(res_addr) : fp_tmp_reg);
1133 || if (Z_MODE(dst_addr) == IS_REG) {
1136 || } else if (Z_MODE(res_addr) == IS_REG) {
1145 || if (Z_MODE(dst_addr) == IS_REG) {
1148 || } else if (Z_MODE(res_addr) == IS_REG) {
1157 || if (Z_MODE(dst_addr) == IS_MEM_ZVAL) {
1166 || if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
1182 || if (Z_MODE(dst_addr) == IS_MEM_ZVAL) {
1197 || if (Z_MODE(src_addr) == IS_REG) {
1198 || if (Z_MODE(dst_addr) != IS_REG || Z_REG(dst_addr) != Z_REG(src_addr)) {
1201 || } else if (Z_MODE(dst_addr) == IS_REG) {
1208 || if (Z_MODE(src_addr) == IS_REG) {
1210 || } else if (Z_MODE(dst_addr) == IS_REG) {
1228 || if (Z_MODE(src_addr) == IS_REG) {
1229 || if (Z_MODE(dst_addr) != IS_REG || Z_REG(dst_addr) != Z_REG(src_addr)) {
1232 || if (Z_MODE(res_addr) != IS_REG || Z_REG(res_addr) != Z_REG(src_addr)) {
1235 || } else if (Z_MODE(dst_addr) == IS_REG) {
1237 || if (Z_MODE(res_addr) != IS_REG || Z_REG(res_addr) != Z_REG(dst_addr)) {
1240 || } else if (Z_MODE(res_addr) == IS_REG) {
1249 || if (Z_MODE(src_addr) == IS_REG) {
1252 || } else if (Z_MODE(dst_addr) == IS_REG) {
1255 || } else if (Z_MODE(res_addr) == IS_REG) {
1272 || if (Z_MODE(dst_addr) == IS_MEM_ZVAL) {
1277 || if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
1320 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1326 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1332 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1358 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
1364 || ZEND_ASSERT(Z_MODE(addr) == IS_MEM_ZVAL);
3524 ZEND_ASSERT(Z_MODE(src) == IS_REG);
3525 ZEND_ASSERT(Z_MODE(dst) == IS_MEM_ZVAL);
3551 ZEND_ASSERT(Z_MODE(src) == IS_MEM_ZVAL);
3552 ZEND_ASSERT(Z_MODE(dst) == IS_REG);
3582 if (Z_MODE(src) == IS_REG && Z_STORE(src)) {
3591 if (Z_MODE(src) == IS_REG && Z_STORE(src)) {
3597 if (Z_MODE(old) != IS_REG || Z_LOAD(old) || Z_STORE(old)) {
3616 if ((op_type & (IS_TMP_VAR|IS_VAR)) && Z_MODE(addr) == IS_REG && !Z_LOAD(addr) && !Z_STORE(addr)) {
3626 if (Z_MODE(src) == IS_REG) {
3627 if (Z_MODE(dst) == IS_REG) {
3647 } else if (Z_MODE(dst) == IS_MEM_ZVAL) {
3661 } else if (Z_MODE(src) == IS_MEM_ZVAL) {
3662 if (Z_MODE(dst) == IS_REG) {
3672 } else if (Z_MODE(dst) == IS_REG && Z_STORE(dst)) {
3845 if (Z_MODE(op1_def_addr) == IS_REG) {
3853 if (Z_MODE(op1_def_addr) == IS_REG) {
3860 if (Z_MODE(op1_def_addr) == IS_MEM_ZVAL) {
3950 if (Z_MODE(op1_def_addr) == IS_REG) {
3952 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr)) {
4022 if (Z_MODE(res_addr) == IS_REG && (res_info & MAY_BE_LONG)) {
4030 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr) && !may_overflow) {
4041 Z_MODE(op2_addr) == IS_CONST_ZVAL &&
4043 if (Z_MODE(op1_addr) == IS_REG) {
4050 Z_MODE(op2_addr) == IS_CONST_ZVAL &&
4057 Z_MODE(op1_addr) == IS_CONST_ZVAL &&
4059 if (Z_MODE(op2_addr) == IS_REG) {
4066 Z_MODE(op1_addr) == IS_CONST_ZVAL &&
4073 (Z_MODE(op2_addr) == IS_CONST_ZVAL &&
4081 Z_MODE(op1_addr) == IS_REG &&
4082 Z_MODE(op2_addr) == IS_CONST_ZVAL) {
4086 Z_MODE(op2_addr) == IS_REG &&
4087 Z_MODE(op1_addr) == IS_CONST_ZVAL) {
4091 Z_MODE(op1_addr) == IS_REG &&
4092 Z_MODE(op2_addr) == IS_CONST_ZVAL) {
4112 && Z_MODE(op2_addr) == IS_CONST_ZVAL
4135 if (Z_MODE(res_addr) == IS_REG && result_reg != Z_REG(res_addr)) {
4164 if (Z_MODE(res_addr) == IS_MEM_ZVAL && (res_info & MAY_BE_LONG)) {
4166 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
4183 if ((Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op1_addr)) == 1) ||
4184 (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op2_addr)) == 1)) {
4187 if (Z_MODE(res_addr) == IS_REG) {
4196 if (Z_MODE(res_addr) == IS_REG) {
4212 if (Z_MODE(res_addr) == IS_MEM_ZVAL
4234 (Z_MODE(res_addr) == IS_REG) ? Z_REG(res_addr) : ZREG_FPR0;
4239 if (Z_MODE(op2_addr) == IS_REG) {
4250 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4269 …&& (Z_MODE(res_addr) != IS_REG || Z_MODE(op1_addr) != IS_REG || Z_REG(res_addr) != Z_REG(op1_addr)…
4270 if (Z_MODE(res_addr) == IS_REG) {
4276 if (Z_MODE(op1_addr) == IS_REG) {
4284 if (Z_MODE(res_addr) == IS_REG) {
4286 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr)) {
4292 if (Z_MODE(op1_addr) == IS_REG) {
4299 && Z_MODE(op2_addr) == IS_CONST_ZVAL
4311 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4312 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
4333 if (Z_MODE(res_addr) == IS_REG) {
4335 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr)) {
4337 } else if (zend_is_commutative(opcode) && Z_MODE(op2_addr) == IS_REG && Z_LAST_USE(op2_addr)) {
4343 if (Z_MODE(op1_addr) == IS_REG) {
4346 } else if (Z_MODE(op2_addr) == IS_REG && zend_is_commutative(opcode)) {
4356 Z_MODE(val_addr) == IS_CONST_ZVAL && Z_DVAL_P(Z_ZV(val_addr)) == 2.0) {
4361 } else if (Z_MODE(val_addr) == IS_REG) {
4372 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4373 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
4544 if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1) {
4545 if (Z_MODE(res_addr) == IS_REG) {
4551 if (Z_MODE(op1_addr) == IS_REG) {
4560 if (Z_MODE(op1_addr) == IS_REG) {
4568 if (Z_MODE(res_addr) == IS_REG) {
4575 if (Z_MODE(op2_addr) == IS_REG) {
4601 } else if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RX) {
4607 if (Z_MODE(res_addr) == IS_REG) {
4641 if (Z_MODE(op2_addr) != IS_MEM_ZVAL || Z_REG(op2_addr) != ZREG_FCARG1) {
4644 } else if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1) {
4690 if (Z_MODE(res_addr) == IS_REG) {
4697 } else if (Z_MODE(op1_addr) == IS_REG && Z_LAST_USE(op1_addr)) {
4707 if (Z_MODE(op2_addr) == IS_CONST_ZVAL) {
4719 } else if (Z_MODE(op1_addr) == IS_REG && op2_lval == 1) {
4728 if (Z_MODE(op2_addr) == IS_REG) {
4757 if (Z_MODE(op2_addr) == IS_CONST_ZVAL) {
4775 if (Z_MODE(op2_addr) == IS_REG) {
4801 if (Z_MODE(op2_addr) == IS_CONST_ZVAL) {
4829 if (Z_MODE(op2_addr) == IS_MEM_ZVAL) {
4833 ZEND_ASSERT(Z_MODE(op2_addr) == IS_REG);
4855 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4856 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
4878 if (Z_MODE(res_addr) != IS_REG || Z_REG(res_addr) != result_reg) {
4881 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
4882 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != Z_REG(res_addr) || Z_OFFSET(op1_addr) !=…
4896 if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1) {
4897 if (Z_MODE(res_addr) == IS_REG) {
4903 if (Z_MODE(op1_addr) == IS_REG) {
4912 if (Z_MODE(op1_addr) == IS_REG) {
4920 if (Z_MODE(res_addr) == IS_REG) {
4927 if (Z_MODE(op2_addr) == IS_REG) {
4961 } else if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RX) {
4967 if (Z_MODE(res_addr) == IS_REG) {
5021 …if (Z_MODE(op1_addr) == IS_MEM_ZVAL && Z_REG(op1_addr) == Z_REG(res_addr) && Z_OFFSET(op1_addr) ==…
5052 if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1) {
5072 if (Z_MODE(res_addr) == IS_MEM_ZVAL && Z_REG(res_addr) == ZREG_RX) {
5150 if (Z_MODE(op2_addr) == IS_CONST_ZVAL) {
5588 if (Z_MODE(var_addr) == IS_REG || Z_REG(var_addr) != ZREG_REG0) {
5595 if (Z_MODE(val_addr) == IS_CONST_ZVAL) {
5630 ZEND_ASSERT(Z_MODE(val_addr) == IS_MEM_ZVAL && Z_REG(val_addr) == ZREG_FP);
5649 … if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_REG2 || Z_OFFSET(val_addr) != 0) {
5745 if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_FCARG2 || Z_OFFSET(val_addr) != 0) {
5817 …if (Z_MODE(var_addr) != IS_MEM_ZVAL || Z_REG(var_addr) != ZREG_FCARG1 || Z_OFFSET(var_addr) != 0) {
5827 if (Z_MODE(var_addr) != IS_MEM_ZVAL || Z_REG(var_addr) != ZREG_FCARG1 || Z_OFFSET(var_addr) != 0) {
5830 if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_FCARG2 || Z_OFFSET(val_addr) != 0) {
5880 if (Z_MODE(var_addr) == IS_REG || Z_REG(var_use_addr) != ZREG_REG0) {
5890 …if (Z_MODE(var_use_addr) != IS_MEM_ZVAL || Z_REG(var_use_addr) != ref_reg || Z_OFFSET(var_use_addr…
5921 if (Z_MODE(val_addr) == IS_REG) {
5925 } else if (Z_MODE(val_addr) == IS_CONST_ZVAL) {
5934 } else if (Z_MODE(val_addr) == IS_MEM_ZVAL) {
6186 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
6433 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
6584 if (Z_MODE(op1_addr) != IS_REG &&
6585 (Z_MODE(op2_addr) == IS_REG ||
6586 (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_MODE(op2_addr) != IS_CONST_ZVAL))) {
6589 } else if (Z_MODE(op1_addr) == IS_REG) {
6590 if (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op2_addr)) == 0) {
6595 } else if (Z_MODE(op2_addr) == IS_REG) {
6596 if (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op1_addr)) == 0) {
6602 } else if (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_MODE(op2_addr) != IS_CONST_ZVAL) {
6605 } else if (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_MODE(op1_addr) != IS_CONST_ZVAL) {
6609 if (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_LVAL_P(Z_ZV(op2_addr)) == 0) {
7196 if (Z_MODE(op1_addr) == IS_REG) {
7198 } else if (Z_MODE(op2_addr) == IS_REG) {
7516 if (Z_MODE(op1_addr) == IS_REG) {
7523 if (Z_MODE(op2_addr) == IS_REG) {
7718 if (Z_MODE(op1_addr) == IS_REG) {
7727 if (Z_MODE(op2_addr) == IS_REG) {
7794 } else if (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_MODE(op2_addr) == IS_CONST_ZVAL) {
7820 } else if (Z_MODE(op1_addr) == IS_CONST_ZVAL && Z_TYPE_P(Z_ZV(op1_addr)) <= IS_TRUE) {
7870 } else if (Z_MODE(op2_addr) == IS_CONST_ZVAL && Z_TYPE_P(Z_ZV(op2_addr)) <= IS_TRUE) {
8011 if (Z_MODE(op1_addr) == IS_CONST_ZVAL) {
8229 if (Z_MODE(op1_addr) == IS_REG) {
8462 if (Z_MODE(op1_def_addr) == IS_REG && Z_MODE(op1_addr) != IS_REG) {
8487 if (Z_MODE(op2_def_addr) == IS_REG && Z_MODE(op2_addr) != IS_REG) {
8492 if (Z_MODE(op1_addr) != IS_REG
8493 && Z_MODE(op1_use_addr) == IS_REG
9892 if (Z_MODE(op1_addr) == IS_REG) {
10233 if (Z_MODE(op1_def_addr) == IS_REG && Z_MODE(op1_addr) != IS_REG) {
11026 if (Z_MODE(op1_addr) == IS_REG) {
11041 if (Z_MODE(op1_addr) == IS_REG && Z_REG(op1_addr) == ZREG_REG1) {
11367 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
11413 if (Z_MODE(op1_addr) != IS_MEM_ZVAL ||
11483 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
11704 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
11825 ZEND_ASSERT(Z_MODE(op2_addr) == IS_CONST_ZVAL);
13331 …if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_FCARG2 || Z_OFFSET(val_addr) != 0) {
13397 …if (Z_MODE(val_addr) != IS_MEM_ZVAL || Z_REG(val_addr) != ZREG_FCARG2 || Z_OFFSET(val_addr) != 0) {
13900 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
13908 if (Z_MODE(res_addr) == IS_REG) {
13936 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {
13945 if (Z_MODE(res_addr) == IS_REG) {
14464 …if (Z_MODE(op1_addr) != IS_MEM_ZVAL || Z_REG(op1_addr) != ZREG_FCARG1 || Z_OFFSET(op1_addr) != 0) {
14495 ZEND_ASSERT(Z_MODE(op1_addr) == IS_MEM_ZVAL);
14727 if (Z_MODE(res_addr) == IS_MEM_ZVAL) {